SF100 can fit your requirement with testclip SO8, you can see the details from:<br><a href="http://www.dediprog.com/SPI-flash-in-circuit-programming/ISP-Testclip-SO8">http://www.dediprog.com/SPI-flash-in-circuit-programming/ISP-Testclip-SO8</a><br>
<br><br><div class="gmail_quote">2010/7/19 Corey Osgood <span dir="ltr"><<a href="mailto:corey.osgood@gmail.com">corey.osgood@gmail.com</a>></span><br><blockquote class="gmail_quote" style="margin: 0pt 0pt 0pt 0.8ex; border-left: 1px solid rgb(204, 204, 204); padding-left: 1ex;">
<div class="im">On Sun, Jul 18, 2010 at 1:11 PM, Rudolf Marek <<a href="mailto:r.marek@assembler.cz">r.marek@assembler.cz</a>> wrote:<br>
> Hi,<br>
><br>
> I guess you need to have some driver to disconnect the bus from chipset.<br>
> And maybe some diode not to power on whole MB while doing ISP when MB is off<br>
> Check this:<br>
><br>
> <a href="http://www.dediprog.com/chipset/via8237s.pdf" target="_blank">www.dediprog.com/chipset/via8237s.pdf</a><br>
><br>
> Maybe you will need tri state buffer?<br>
<br>
</div>I've seen that, along with the intel version:<br>
<br>
<a href="http://www.dediprog.com/chipset/In%20System%20Programming%20Solution%20for%20IA%20Reference%20and%20Validation%20Boards.pdf" target="_blank">http://www.dediprog.com/chipset/In%20System%20Programming%20Solution%20for%20IA%20Reference%20and%20Validation%20Boards.pdf</a><br>

<br>
But they rely on an SPI header and the reference design, neither of<br>
which I'll have. I was hoping someone had some solution for hooking a<br>
programmer directly to a board, but with switching chips so easy I<br>
can't imagine why they'd bother.<br>
<font color="#888888"><br>
-Corey<br>
</font><div><div></div><div class="h5"><br>
--<br>
coreboot mailing list: <a href="mailto:coreboot@coreboot.org">coreboot@coreboot.org</a><br>
<a href="http://www.coreboot.org/mailman/listinfo/coreboot" target="_blank">http://www.coreboot.org/mailman/listinfo/coreboot</a><br>
</div></div></blockquote></div><br>