<div dir="ltr"><div>flashrom v0.9.4-r1486 on Linux 2.6.32-37-generic-pae (i686), built with libpci 3.0.0, GCC 4.4.3, little endian</div><div>flashrom is free software, get the source code at <a href="http://www.flashrom.org">http://www.flashrom.org</a></div>
<div><br></div><div>Calibrating delay loop... OS timer resolution is 1 usecs, 1823M loops per second, 10 myus = 10 us, 100 myus = 99 us, 1000 myus = 982 us, 10000 myus = 10131 us, 4 myus = 5 us, OK.</div><div>Initializing internal programmer</div>
<div>No coreboot table found.</div><div>DMI string system-manufacturer: "LENOVO"</div><div>DMI string system-product-name: "898573G"</div><div>DMI string system-version: "ThinkCentre M55E"</div>
<div>DMI string baseboard-manufacturer: "LENOVO"</div><div>DMI string baseboard-product-name: "LENOVO"</div><div>DMI string baseboard-version: "Not Specified"</div><div>DMI string chassis-type: "Mini Tower"</div>
<div>Found ITE Super I/O, ID 0x8718 on port 0x2e</div><div>Found chipset "Intel ICH7/ICH7R" with PCI ID 8086:27b8. Enabling flash write... </div><div>0xfff80000/0xffb80000 FWH IDSEL: 0x0</div><div>0xfff00000/0xffb00000 FWH IDSEL: 0x0</div>
<div>0xffe80000/0xffa80000 FWH IDSEL: 0x1</div><div>0xffe00000/0xffa00000 FWH IDSEL: 0x1</div><div>0xffd80000/0xff980000 FWH IDSEL: 0x2</div><div>0xffd00000/0xff900000 FWH IDSEL: 0x2</div><div>0xffc80000/0xff880000 FWH IDSEL: 0x3</div>
<div>0xffc00000/0xff800000 FWH IDSEL: 0x3</div><div>0xff700000/0xff300000 FWH IDSEL: 0x4</div><div>0xff600000/0xff200000 FWH IDSEL: 0x5</div><div>0xff500000/0xff100000 FWH IDSEL: 0x6</div><div>0xff400000/0xff000000 FWH IDSEL: 0x7</div>
<div>0xfff80000/0xffb80000 FWH decode enabled</div><div>0xfff00000/0xffb00000 FWH decode enabled</div><div>0xffe80000/0xffa80000 FWH decode enabled</div><div>0xffe00000/0xffa00000 FWH decode enabled</div><div>0xffd80000/0xff980000 FWH decode enabled</div>
<div>0xffd00000/0xff900000 FWH decode enabled</div><div>0xffc80000/0xff880000 FWH decode enabled</div><div>0xffc00000/0xff800000 FWH decode enabled</div><div>0xff700000/0xff300000 FWH decode enabled</div><div>0xff600000/0xff200000 FWH decode enabled</div>
<div>0xff500000/0xff100000 FWH decode enabled</div><div>0xff400000/0xff000000 FWH decode enabled</div><div>Maximum FWH chip size: 0x100000 bytes</div><div>BIOS Lock Enable: disabled, BIOS Write Enable: enabled, BIOS_CNTL is 0x1</div>
<div>Root Complex Register Block address = 0xfed1c000</div><div>GCS = 0x464: BIOS Interface Lock-Down: disabled, Boot BIOS Straps: 0x1 (SPI)</div><div>Top Swap : not enabled</div><div>SPIBAR = 0xfed1c000 + 0x3020</div><div>
0x00: 0x0004     (SPIS)</div><div>0x02: 0x7f10     (SPIC)</div><div>0x04: 0x0007ffc0 (SPIA)</div><div>0x08: 0x27c88086 (SPID0)</div><div>0x0c: 0x0000ffff (SPID0+4)</div><div>0x10: 0xd5b00000 (SPID1)</div><div>0x14: 0x27c98086 (SPID1+4)</div>
<div>0x18: 0x0000ffff (SPID2)</div><div>0x1c: 0xd5ba0000 (SPID2+4)</div><div>0x20: 0x27ca8086 (SPID3)</div><div>0x24: 0x0000ffff (SPID3+4)</div><div>0x28: 0xd5c40000 (SPID4)</div><div>0x2c: 0x27cb8086 (SPID4+4)</div><div>
0x30: 0x0000ffff (SPID5)</div><div>0x34: 0xd5ce0000 (SPID5+4)</div><div>0x38: 0x00e1f5e9 (SPID6)</div><div>0x3c: 0x00000000 (SPID6+4)</div><div>0x40: 0x00e260ea (SPID7)</div><div>0x44: 0x000000f0 (SPID7+4)</div><div>0x50: 0x00000000 (BBAR)</div>
<div>0x54: 0x5006     (PREOP)</div><div>0x56: 0x463b     (OPTYPE)</div><div>0x58: 0x05d80302 (OPMENU)</div><div>0x5c: 0xc79f0190 (OPMENU+4)</div><div>0x60: 0x00000000 (PBR0)</div><div>0x64: 0x00000000 (PBR1)</div><div>0x68: 0x00000000 (PBR2)</div>
<div>Programming OPCODES... </div><div>program_opcodes: preop=5006 optype=463b opmenu=05d80302c79f0190</div><div>done</div><div>SPI Read Configuration: prefetching disabled, caching enabled, OK.</div><div>No IT87* serial flash segment enabled.</div>
<div>The following protocols are supported: SPI.</div><div>Probing for SST SST25VF040, 512 kB: probe_spi_rems: id1 0xbf, id2 0x44</div><div>Chip status register is 00</div><div>Chip status register: Block Protect Write Disable (BPL) is not set</div>
<div>Chip status register: Auto Address Increment Programming (AAI) is not set</div><div>Chip status register: Bit 5 / Block Protect 3 (BP3) is not set</div><div>Chip status register: Bit 4 / Block Protect 2 (BP2) is not set</div>
<div>Chip status register: Bit 3 / Block Protect 1 (BP1) is not set</div><div>Chip status register: Bit 2 / Block Protect 0 (BP0) is not set</div><div>Chip status register: Write Enable Latch (WEL) is not set</div><div>Chip status register: Write In Progress (WIP/BUSY) is not set</div>
<div>Found SST flash chip "SST25VF040" (512 kB, SPI) at physical address 0xfff80000.</div><div>===</div><div>This flash part has status UNTESTED for operations: ERASE WRITE</div><div>The test status of this chip may have been updated in the latest development</div>
<div>version of flashrom. If you are running the latest development version,</div><div>please email a report to <a href="mailto:flashrom@flashrom.org">flashrom@flashrom.org</a> if any of the above operations</div><div>work correctly for you with this flash part. Please include the flashrom</div>
<div>output with the additional -V option for all operations you tested (-V, -Vr,</div><div>-VE, -Vw), and mention which mainboard or programmer you tested.</div><div>Please mention your board in the subject line. Thanks for your help!</div>
<div>Reading flash... done.</div><div>Restoring MMIO space at 0xb7787070</div><div>Restoring MMIO space at 0xb778707c</div><div>Restoring MMIO space at 0xb7787078</div><div>Restoring MMIO space at 0xb7787076</div><div>Restoring MMIO space at 0xb7787074</div>
</div>